ニュース

SiLabsは、低ジッタ・クロック・チップで56Gbit / s通信を目指しています

Siliocn-Labs- 56Gbit/s timing-460

Si5391は、最大12の出力と100fs以下のRMS位相ジッタを備えた「任意の周波数」のクロックジェネレータです。

精密な較正バージョン(「Pグレード」)は、通常、69fs RMS位相ジッタを実現し、56Gbit / sのSerdesデザインに必要な主要周波数を生成することができます。同社は、マージンを備えた56G PAM-4リファレンスクロックジッタ要件を満たしている「真のサブ100クロッククロックオンリーチップ」として説明しています。

Si5395 / 4/2は、インターネットインフラストラクチャ用のジッタ減衰器で、90fs RMS位相ジッタを提供しながら任意の入力周波数から任意の出力周波数の組み合わせを生成できます。ここでも、Pグレードのデバイスは69fs RMSの標準位相ジッタを提供します。

Si56x 'Ultraシリーズ' VCXOおよびXOファミリは、3GHzまでの任意の周波数にカスタマイズ可能で、以前のSilicon Labs VCXO製品の動作周波数範囲の2倍をサポートし、ジッタは半分に抑えられています。

シングル、デュアル、クワッド、およびI2Cプログラマブルオプションが5 x 7mmおよび3.2 x 5mmバージョンで提供されます。標準的なパッケージングを使用すると、以前のXO、VCXO、およびVCSOが占有していたソケットがなくなります。典型的な位相ジッタは90fsです。

Si54x UltraシリーズXOファミリは、光トランスポートネットワーキング(OTN)、ブロードバンド機器、データセンター、産業システムなど、より厳しい安定性と長期信頼性を保証するアプリケーション向けです。

これらは56Gbit / s PAM-4(4レベルパルス振幅変調)用に専用に設計されており、帯域幅を一定に保ちながらチャネルあたりのビットレートを向上させています。典型的な位相ジッタは80fs程度です。